美文网首页
数字电路实验(05)二进制计数器设计

数字电路实验(05)二进制计数器设计

作者: xxz_lim | 来源:发表于2020-06-28 12:17 被阅读0次

一.实验要求

1.1.实验目的

  1. 认识二进制同步计数器的定义、工作状态及信号波形;
  2. 熟悉基于JK触发器实现二进制同步计数器的构成规则。

1.2.实验器材

  1. VCC
  2. Ground
  3. 脉冲电压源
  4. 上升沿触发JK触发器
  5. 2输入与门
  6. 四输入七段数码管
  7. 四通道示波器

1.3.实验原理

计数模值M和触发器级数k的关系:M=2k。
加法计数器的构成规律:
J0=K0=1
Ji=Ki=Q0•Q1•…. •Qi-1 i=1、2…..(k-1)
减法计数器的构成规律:
J0=K0=1
Ji=Ki=Q0'•Q1'•…. •Qi-1' i=1、2…..(k-1)

1.4.实验内容、要求及过程

实验要求:
构建图1电路。时钟clk为0~5V,周期1s,高电平时长500ms。

image

用四通道示波器观察时钟clk及各级触发器输出的Q0、Q1、Q2信号。根据观察,在图2中画出Q0、Q1、Q2的波形(与clk信号的边沿对应好,从Q2Q1Q0=000的状态开始),并观察数码管的显示情况。

image

二.实验图

image image

三.实验报告内容

  1. 由JK触发器构成的二进制计数器有着哪些特点?

计数模值M,触发器级数k:M=2^k

  1. 搭建电路完成实验,补充完整图2,说明数码管的显示情况;

数码管从0至7循环显示,仿真后观看数码管即可,点击示波器看到图2波形

  1. 画出图1电路的状态转移图;
image
  1. 如果要构成二进制减法计数器(模8),在图1电路的基础上要做哪些改动?

二进制减法计数器(模8):J1=K1=Q0',J2=K2=Q0'Q1'

相关文章

  • 数字电路实验(05)二进制计数器设计

    一.实验要求 1.1.实验目的 认识二进制同步计数器的定义、工作状态及信号波形; 熟悉基于JK触发器实现二进制同步...

  • 2019年HUAWEI秋招IC设计笔试题

    华为2019数字电路设计校招笔试题 1.单选 表示任意两位无符号十进制数需要(C)位二进制数【A】6【B】8【C】...

  • 浅梳理(吐槽)一下新学期的课表 | 比上学期更离谱了

    所有的课程: 数字电路与逻辑设计实验,高等数学(2),离散数学,计算科学数学基础,大学英语A,大学生职业生涯规划,...

  • 数字信号的电气特性

    数字信号可以理解为数字电路的信息流,用电路系统里电压的高低来表示二进制1,或者是0。 数字电路其实跟模拟电路在电路...

  • 二进制说到底就是这么个东西

    各位朋友们大家早上好下午好晚上好,我们今天学习一下二进制这个东西。 二进制(binary)是在数学和数字电路...

  • 唔得闲都要搞事之实现LED数字时钟

    前言:实现完前篇文章中的荧光时钟后,突然想起大学期间做数字电路实验经常见到的LED数字显示屏,数字电路的课设也用 ...

  • 产品设计中的接地技术(三)

    在电子产品设计中,您是否具有以下疑惑:高频数字电路的地采用哪种接地方式好呢?数字电路的地与模拟电路的地该如何接好呢...

  • MapReduce实验--计数器

    一、Mapreduce计数器。 用来记录job执行的进度和状态, 可以理解为日志, 通过在程序某个位置插入计数器来...

  • 组合逻辑电路设计

    组合逻辑电路设计 数字电路设计分为几个等级,分别为architecture level,架构级别,或者说是算法级别...

  • Linux指令简述和vim简介

    集成电路设计不论是数字电路设计还是模拟电路设计,又或者是工艺设计,都是在Unix或者linux平台上展开的;但对l...

网友评论

      本文标题:数字电路实验(05)二进制计数器设计

      本文链接:https://www.haomeiwen.com/subject/vugifktx.html