1.在CPU中,累加寄存器可用于传送和暂存用户数据,为ALU执行算术逻辑运算提供工作区。
2.处理机主要由处理器、存储器和总线组成,总线包括数据总线、地址总线、控制总线。
3.精简指令集计算机RISC更适合采用硬布线逻辑执行指令。
4.正数的补码与原码相同,负数的补码为该数的反码加1。正数的反码与原码相同,负数的反码符号位为1,其余各位为该数绝对值的原码按位取反。
5.在进行定点原码乘法运算时,乘积的符号位是被乘数的符号位和乘数的符号位相异或来获得。
6.相联存储器是指按内容访问的存储器。
7.存储器由快至慢排列为:CPU内部的寄存器、高速缓存(Cache)、主存(内存)、辅助存储器(外存)。
8.串联可靠度=RxR,并行可靠度=1-(1-R)x(1-R) (R为部件可靠度)。
9.在CPU中用于跟踪指令地址的寄存器是程序计数器(PC)。
程序计数器中存放的是下一条指令的地址。
指令寄存器:中央处理器即将执行的操作码存在这里。
数据寄存器是存放操作数、运算结果和运算的中间结果,或者存放从存储器读取的数据以及写入存储器的数据的寄存器。
地址寄存器用来保存当前CPU所访问的内存单元的地址。
10.计算机指令一般包括操作码和地址码两部分,为分析执行一条指令,其操作码和地址码都应存入指令寄存器(IR)。
11.在计算机系统中采用总线结构,便于实现系统的积木化构造,同时可以减少信息传输线的数量。
12.采用DMA可以使得设备与主存间的数据块传送无需CPU干预。
13.虚拟存储器要在主存(如内存)和辅存(如硬盘)之间进行信息动态调度。
14.CPU性能公式为时钟频率、每条指令所花的时钟周期数(或者是每条指令平均)、指令条数。
15.流水线加速比是指一批处理对象采用顺序串行执行方式处理所需时间与采用流水执行方式处理所需时间的比值。
17.若某计算机系统弄的I/O接口与主存采用统一编址,则输入输出操作是通过访存指令来完成的。
18.在程序的执行过程中,Cache与主存的地址映像由专门的硬件自动完成。
19.原码取值范围:-(2(n-1)-1)~2(n-1)-1
反码取值范围:-(2(n-1)-1)~2(n-1)-1
补码取值范围:-2(n-1)~2(n-1)-1
网友评论