时钟频率

作者: 罗蓁蓁 | 来源:发表于2017-10-20 19:23 被阅读15次

    时钟频率

    1. FOSC代表振荡器的频率,也就是晶振的频率

    2 .PLL,用来倍频的。S3C2440 CPU主频可达400MHz,开发板上的外接晶振为12M,通过时钟控制逻辑的PLL(phase locked loop,锁相环电路)来倍频这个系统时钟。2440有两个PLL(phase locked loop)一个是MPLL,一个是UPLL。UPLL专用于USB设备,常用频率为48MHz和96MHz。MPLL用于CPU及其他外围器件,用于产生FCLK, HCLK, PCLK三种频率,上电时,PLL并没有被启动,FCLK=Fin=12MHz,若要提高系统时钟,需要软件来启动PLL。

    3 .FCLK是CPU提供的时钟信号。

    4 .HCLK是为AHB总线提供的时钟信号, Advanced High-performance Bus,主要用于高速外设,比如内存控制器,中断控制器,LCD控制器, DMA 等。

    5. PCLK是为APB总线提供的时钟信号,Advanced Peripherals Bus,主要用于低速外设,比如看门狗,UART控制器, IIS, I2C, SDI/MMC, GPIO,RTC and SPI等。

    相关文章

      网友评论

        本文标题:时钟频率

        本文链接:https://www.haomeiwen.com/subject/efavuxtx.html