总线周期:CPU经过系统总线对外部存储器或I/O接口进行一次访问所需的时间,由多个时钟周期组成。在8088CPU中,一个基本的总线周期由4个时钟周期组成,习惯上将4个时钟周期分别称为4个状态,即T1状态、T2状态、T3状态和T4状态。当存储器和外设速度较慢时,要在T3状态之后插入1个或多个等待状态TW。
T状态:8088CPU动作的最小单位,即一个时钟周期。
例题1:假定某CPU的时钟频率为5MHz,那么一个基本的总线周期为多长时间?
解析:一个基本的总线周期由4个T状态组成,而每一个T状态就是时钟周期的长度。8088的时钟频率为5MHz,故一个T状态为200ns,所以一个基本的总线周期为800ms。
网友评论