今天我们要介绍的时序分析概念是min period,全称为最小周期检查。为什么要有这个检查呢? 我们在实际设计中经常会碰到这种情况,通常在时序器件上,尤其是memory,如果我们的memory,它最高只能工作到800Mhz频率,但是我们却希望它能工作到1Ghz的频率,这时就会出现min period的violation。
min period的要求一般定义在时序库文件lib的clock pin上,如下图所示:
pin(CLK){undefined
direction: input ;
capacitance: 1.2;
min period: 1.25
}
上面描述中的min period: 1.25代表着到达CLK pin的所有clock需要至少1.25ns周期,如果不满足该条件的话,工具会显示violation.
我们可以采用report_constraint -min_period -verbose来显示设计中的违反min period的情况
使用方法:
pt_shell> report_constraints -min_period -verbose
Pin: core_top/S1D/CLK
Related clock: clk_pll1
Check: sequential_clock_min_period
---------------------------------------------------
required min period 786.41
actual period 402.67
---------------------------------------------------
slack (VIOLATED) -383.74
————————————————
原文链接:https://blog.csdn.net/Tao_ZT/article/details/102456891
网友评论