美文网首页
笔记•2023.03.19

笔记•2023.03.19

作者: 李爱一 | 来源:发表于2023-03-18 22:37 被阅读0次

    大纲整理

    一、门电路

    门电路定义:

    反相器概念:

    CMOS集成门电路:P沟道增强CMOS管、N沟道…互补对称连接起来

    CMOS传输门:双向传输

    CMOS三态门:

    CMOS漏极开路门:OD门

    二、组合逻辑电路

    组合逻辑电路定义:

    表示组合逻辑电路功能的方法:4

    组合逻辑电路的分类:

            按功能分:8

            按使用基本元件分:2

            按元件集成度分:4

    组合逻辑电路分析方法

    组合逻辑电路基本设计方法

    分立元件门电路:

    半加:两个1位二进制数想加

    全加:两个同位数相加再加上来自低位的进位

    加法器:

    数值比较器:

    编码器:

    译码器:

    半导体显示译码器:

    数据选择器:

    数据分配器:

    用数据选择器实现组合逻辑电路,(4选1数据选择器逻辑表达式)

    只读存储器:

    组合逻辑电路中的竞争与冒险

            产生原因

            消除办法 4

    用译码器实现组合逻辑电路,(译码器中与非门端连接看组合逻辑电路函数与非-与非表达式的mi项,若m1则连Y1)

    三、触发器

    触发器:

      基本要求2

      分类:按基本功能不同,分:3

                  按使用基本元件不同,分:2

    基本触发器:

    同步触发器:

    边沿触发器:

    同步触发器:RS  D

    集成边沿D触发器主要特点:3

    集成边沿JK触发器主要特点:3

    边沿触发器逻辑功能表达方式:5

    边沿触发器分类及对应逻辑表达式、触发方向、功能:4

    四、时序逻辑电路

    时序逻辑电路定义:

    时序逻辑电路功能表示方法:4

    时序逻辑电路分类:

            按功能,分:5

            按触发器状态是否改变,分:2

            按电路输出信号特性,分:2

    时序逻辑电路基本分析方法

    时序逻辑电路基本设计方法

    有效循环、无效循环:

    自启动:

    计数器:

    计数器特点:2

    计数器分类:

          按数的进制,分:3

          按计数是递增还是递减,分:3

          按计数器中触发器状态是否同步翻转,分:2

          按计数器使用的基本元件,分:2

    计数器的模:

    寄存器:

    寄存器特点:2

    寄存器分类:

          按功能,分:3

          按使用的基本元件,分:2

    基本寄存器:

    移位寄存器:

    读写存储器:

    顺序脉冲发生器:

    六、矩形脉冲与整形电路

    矩形脉冲:

    555定时器:构成+功能

    (可以构成脉冲产生和整形电路)

    施密特触发器:

    (将变化缓慢的输入脉冲整形成适合数字电路的矩形脉冲)

    单稳态触发器:

    多谐振荡器:

    七、模数及数模转换

    模拟信号:

    数字信号:

    模式转换过程:4

    转换精度:

    转换速度:

    A/D转换器转换速度:并联比较型>逐次渐近型>双积分型

    相关文章

      网友评论

          本文标题:笔记•2023.03.19

          本文链接:https://www.haomeiwen.com/subject/vgyerdtx.html